enviar
        
buscar
20/06/2006  nº:93
26/05/2006  nº:92
18/05/2006  nº:91
11/04/2006  nº:90
03/04/2006  nº:89
31/03/2006  nº:88
24/03/2006  nº:86
23/03/2006  nº:85
15/02/2006  nº:84
01/02/2006  nº:82
24/11/2005  nº:81
02/08/2005  nº:79
30/06/2005  nº:77
14/06/2005  nº:76
09/06/2005  nº:75
12/11/2004  nº:70
08/11/2004  nº:69
28/10/2004  nº:68
14/09/2004  nº:67
22/07/2004  nº:66
05/07/2004  nº:65
10/06/2004  nº:64
21/05/2004  nº:63
14/05/2004  nº:62
07/05/2004  nº:61
28/04/2004  nº:60
19/04/2004  nº:59
31/03/2004  nº:58
12/03/2004  nº:57
04/03/2004  nº:56
23/02/2004  nº:55
11/02/2004  nº:54
28/01/2004  nº:53
12/01/2004  nº:52
22/12/2003  nº:51
15/12/2003  nº:50
09/12/2003  nº:49
01/12/2003  nº:48
21/11/2003  nº:47
17/11/2003  nº:46
07/11/2003  nº:45
31/10/2003  nº:43
30/10/2003  nº:41
27/10/2003  nº:36
10/04/2003  nº:35
14/02/2002  nº:34
25/01/2002  nº:33
08/01/2002  nº:31
03/01/2002  nº:30
19/12/2001  nº:29
14/12/2001  nº:28
05/12/2001  nº:27
30/11/2001  nº:26
19/11/2001  nº:24
08/11/2001  nº:22
31/10/2001  nº:21
18/10/2001  nº:20
15/10/2001  nº:19
03/10/2001  nº:18
28/09/2001  nº:17
21/09/2001  nº:16
11/09/2001  nº:15
20/07/2001  nº:14
22/06/2001  nº:13
15/06/2001  nº:12
25/05/2001  nº:10
24/05/2001  nº:9
04/05/2001  nº:8
23/04/2001  nº:7
04/04/2001  nº:6
26/03/2001  nº:5
16/03/2001  nº:4
09/03/2001  nº:3
18/01/2001  nº:2
29/11/2000  nº:1
 
buscar
asired tienda on-line
asired e-reseller compaq
breogan.com

 
>>19/11/17 
     
 
2018, la fecha en la que se parará la ley de Moore
La ley de Moore (expresada por Gordon Moore, cofundador de Intel) propugna que los microprocesadores doblan su capacidad cada 18 meses. En la actualidad esa ley se cumple, pero dejará de hacerlo en 2018, cuando se hayan alcanzado más o menos los 256.000 millones de transistores por chip.

Al menos así lo reconoció Mateo Valero, director del Centro Nacional de Supercomputación, en la conferencia que impartió el 24 de marzo en la Facultad de Informática. La cifra de 256.000 millones de transistores es enorme, teniendo en cuenta que el chip Power 5 de última generación tiene «tan sólo» 276 millones de transistores, o que el ENIAC creado en Filadelfia en 1946 tenía 18.000 válvulas, que equivalen al mismo número de transistores. La miniaturización tiene, de momento, sus límites y cuando se alcanzan medidas nanométricas demasiado reducidas surgen nuevas características físicas en los materiales que hacen imposible una miniaturización infinita, de ahí la imposibilidad de meter más transistores en un chip.

Aparte de ese problema físico existen otros que ya se plantean en la actualidad, como la constatación de que un Pentium 4 puede ser más lento que un Pentium 3. El procesador es más rápido, pero los programas utilizados no permiten sacarle todo su rendimiento. Valero lo explicó con una metáfora culinaria: «el procesador cocina cada vez más deprisa, pero la comida cada vez está más distanciada, y eso es lo que se conoce como el problema de la latencia de memoria». Es, en otras palabras, el periodo durante el cual se necesita un dato pero aún no está disponible porque el sistema lo está buscando.

Los dos mecanismos propuestos por Valero para solucionar problemas son el paralelismo y la especialización, unidos a un software que permita utilizar los procesadores de manera eficiente. FUENTE | Tribuna Complutense - mi+d <
Autor: A. T.
© asired servicios telemáticos S.L. C/Progreso, 36 4º-A 36202 Vigo Tel.:986 44 34 91 Fax: 986 44 32 94 mail : info@asired.es